在看各種封裝原件的原理圖的時(shí)候總能看到很多的觸發(fā)器,,而且是一個(gè)關(guān)聯(lián)著另一個(gè),,看著都頭大,更別說(shuō)分析了,。小編試著整理了一下觸發(fā)器的工作原理,,希望大家喜歡并關(guān)注哦! 觸發(fā)器是時(shí)序邏輯電路的基本單元,。 時(shí)序邏輯電路的特點(diǎn):它的輸出狀態(tài)不僅決定于當(dāng)時(shí)的輸入狀態(tài),,而且還與電路的原來(lái)狀態(tài)有關(guān),也就是時(shí)序邏輯電路具有記憶功能,。 雙穩(wěn)態(tài)觸發(fā)器具有的分類: 先講解RS觸發(fā)器 基本 RS 觸發(fā)器由兩個(gè)與非門(mén)交叉連接而成,,使其具有記憶功能。(大家靜下心來(lái)看看,,這里的交叉到底實(shí)現(xiàn)了什么樣的效果,,這是真正的精髓所在!) 它有兩個(gè)輸出端 Q 和Q非(實(shí)在打不出圖片上的效果),,兩者的邏輯狀態(tài)應(yīng)相反,。 有兩個(gè)穩(wěn)定狀態(tài): Q = 0,,Q 非= 1,,稱為復(fù)位狀態(tài)(0 態(tài)); Q = 1,,Q 非= 0,,稱為置位狀態(tài)(1 態(tài))。 需注意點(diǎn): 1,、該觸發(fā)器為低電平有效,,所以大家在理解的時(shí)候需要特殊注意。 2,、拋開(kāi)高低電平不看,,我們很容易發(fā)現(xiàn)的是:給SD非一個(gè)觸發(fā),則Q為高電平:給RD非一個(gè)觸發(fā),,則Q為低電平,。 3,、兩個(gè)輸入不能同時(shí)為低電平,否則狀態(tài)不能確定,,也是不能出現(xiàn)的狀態(tài),。 |
|