p; sio(it8712k)收到后由72腳發(fā)出一個低電平觸發(fā)脈沖給南橋,。 sb送出slp_s3#和slp_s4#兩個休眠信號給sio(it8712k)的71腳和77腳,。 sio(it8712k)76腳發(fā)出ps_on#(low)開機(jī)信號給atx power的14腳。 當(dāng)atx power接收到pson#由high變low后,atx power即送出±12v, +3.3v, ±5v 數(shù)組主要電壓. 一般當(dāng)電源送出的+3.3v and +5v正常后, sio(it8712k)的95腳atxpg信號由5v通過r450和r472兩個8.2k的電阻分壓提供偵測信號,。 super io偵測到5v電壓正常后,即送出pwrok給南北橋,,通知南北橋此時atx main power 送出ok。 當(dāng)atx power送出±12v, +3.3v, ±5v數(shù)組main power電壓后,其它工作電壓如+1.8v ,,+1.5v,,1.05v,mch1.2v,,2.5v,,2.5v-dac,+ 5vavdd,,vtt-ddr0.9v等也將隨后全部送出,。 當(dāng)+vtt_gmch送給cpu后,cpu會送出vtt_ol,,控制產(chǎn)生vtt-pwrgd信號[high]給cpu,vrm芯片,; cpu用vtt_pwrgd信號會發(fā)出vid[0:5],。 vrm芯片收到vtt_pwrgd后會根據(jù)vid組合送出vcore. 在vcore正常發(fā)出后,vcore芯片即送出vrmgd信號給南橋ich7,,以通知南橋此時 vcore已經(jīng)正常發(fā)出,。 在vcore正常發(fā)出后, 此信號還通知給時鐘芯片,以通知時鐘芯片可以正常發(fā)出所有clock. 當(dāng)提供給的南橋工作電壓及clock都o(jì)k后,由南橋發(fā)出pfmrst#給sio的37腳,,pcirst#給pci槽和 |
|